

Politécnico de Coimbra

### Sistemas Digitais

CTeSP Tecnologias e Programação de Sistemas de Informação (Cantanhede)

Professor: João Leal

joao.leal@isec.pt









# 



O processo de síntese consiste em projetar um circuito sequencial a partir de um determinado conjunto de especificações.

À semelhança do que se verificou para o processo de análise, também a síntese de um circuito sequencial é constituída por vários passos, os quais são apresentados em seguida.



## Síntese de Circuitos Sequenciais de E



1º passo – Obter o diagrama de estados

Depois de compreendido o enunciado do problema (que contém as referidas especificações), o primeiro passo na síntese de um circuito sequencial, é desenhar o diagrama de estados.





## Síntese de Circuitos Sequenciais



2º passo – Obter a tabela de transição de estados

Depois de desenhado o diagrama de estados, obtém-se a **tabela de transição** de estados. Como habitualmente:

- Nas colunas da esquerda figuram o estado atual e as entradas;
- Nas colunas da direita figuram o estado seguinte e as saídas (correspondentes aos estado atual).







# Síntese de Circuitos Sequenciais Instituto Su de Engenha

#### 3º passo – Eliminar estados redundantes

Por vezes, num diagrama de estados (ou tabela de transição), verifica-se que alguns dos estados equivalentes, o que permite realizar algumas simplificações. Com efeito, se dois estados A e B, para todas as combinações das entradas tiverem saídas iguais e os estados seguintes forem os mesmos, então são o mesmo estado.



# Síntese de Circuitos Sequenciais Instituto de Enge



**4º** passo − Codificar os estados

Apesar de inicialmente se utilizarem letras para representar os **estados**, estes últimos não são mais do que o conjunto dos valores das saídas dos *Flip-Flops*.

Por este motivo, há que atribuir-lhes valores binários → essa atribuição designa-se por **codificação de estados**.





# Síntese de Circuitos Sequenciais Instituto de Engen



Existem algumas regras que tendem a simplificar a implementação do circuito final, como sejam:

 Regra 1: Atribuir códigos adjacentes a estados que para as mesmas entradas têm o mesmo estado seguinte.

■ Regra 2: Atribuir códigos adjacentes a estados que são estados seguintes do mesmo estado. Se possível fazer coincidir a parte da codificação que varia com o valor da entrada que provoca a chegada a esse estado.





## Síntese de Circuitos Sequenciais Instituto Superior de Engenharia



5º passo – Obter a tabela de transição com estados codificados

Substituir na tabela de transição anterior as letras que representavam os estados pelos respetivos binários.



## Síntese de Circuitos Sequenciais



6º passo – Determinar as funções de excitação dos *Flip-Flops* (*Descodificador de Estado Seguinte*) e as funções lógicas das saídas (*Descodificador de Saída*) na forma simplificada

Esta simplificação faz-se mediante a utilização de mapas de Karnaugh.

7º passo – Desenhar o diagrama lógico do circuito









Pretende-se implementar um circuito que detete uma sequência de três 1's na sua entrada E, ao longo de três impulsos consecutivos de relógio.

Se tal acontecer, o circuito deve produzir de imediato uma saída **S=1** que deverá manter-se até surgir o quarto impulso do relógio. Nesta altura o circuito deverá reiniciar a deteção de nova sequência.







#### 1º – Diagrama de estados (MOORE)

| Estado | O que representa                |  |  |
|--------|---------------------------------|--|--|
| Α      | Ainda não foi detetado nenhum 1 |  |  |
| В      | Foi detetado um 1               |  |  |
| С      | Foram detetados dois 1s         |  |  |
| D      | Foram detetados três 1s         |  |  |





| Estado | O que representa                |  |  |
|--------|---------------------------------|--|--|
| А      | Ainda não foi detetado nenhum 1 |  |  |
| В      | Foi detetado um 1               |  |  |
| С      | Foram detetados dois 1s         |  |  |
| D      | Foram detetados três 1s         |  |  |









#### **2º** – Tabela de transição de estados

| Estado actual | Entrada<br>E | Estado Seguinte | Saída<br>S |
|---------------|--------------|-----------------|------------|
| Α             | 0            | Α               | 0          |
| Α             | 1            | В               | 0          |
| В             | 0            | Α               | 0          |
| В             | 1            | С               | 0          |
| С             | 0            | Α               | 0          |
| С             | 1            | D               | 0          |
| D             | 0            | Α               | 1          |
| D             | 1            | В               | 1          |







#### 3º – Eliminar estados redundantes

Não existem estados redundantes uma vez que, apesar de **A** e **D** terem os mesmos estados seguintes para os mesmos valores da entrada, têm saídas diferentes.







#### 4º – Codificar os estados

A e D são estados que para as mesmas entradas têm estados seguintes iguais. Pela regra 1 devem ter códigos adjacentes.
A e B são estados seguintes do mesmo estado, assim como A e C, e A e D. Pela regra 2 devem ter códigos adjacentes entre

si.

Com **A**=00, **B**=01, **C**=10 e **D**=11, consegue-se que **A** e **B** sejam adjacentes, e **A** e **C** também (mas já não se consegue que **A** seja adjacente a **D**).









5º – Tabela de transição com estados codificados

Através do estado atual e do estado seguinte pretendido, determinam-se os valores a aplicar às entradas J e K dos Flip-Flops (consultando tabela de excitação do JK).

| Qn.→ Qn+1 |   | J | к |
|-----------|---|---|---|
| 0         | 0 | 0 | х |
| 0         | 1 | 1 | х |
| 1         | 0 | X | 1 |
| 1         | 1 | X | 0 |

| Estado Q <sup>n</sup> <sub>B</sub> | actual $Q_A^n$ | Entrada<br><b>E</b> | Entrada<br>J <sub>B</sub> K <sub>B</sub> | dos FFs:<br>J <sub>A</sub> K <sub>A</sub> | Estado Seguinte $Q_{B}^{n+1}\ Q_{A}^{n+1}$ | Saída<br>S |
|------------------------------------|----------------|---------------------|------------------------------------------|-------------------------------------------|--------------------------------------------|------------|
| 0                                  | 0              | 0                   | 0 X                                      | 0 X                                       | 0 0                                        | 0          |
| 0                                  | 0              | 1                   | 0 X                                      | 1 X                                       | 0 1                                        | 0          |
| 0                                  | 1              | 0                   | 0 X                                      | X 1                                       | 0 0                                        | 0          |
| 0                                  | 1              | 1                   | 1 X                                      | X 1                                       | 1 0                                        | 0          |
| 1                                  | 0              | 0                   | X 1                                      | 0 X                                       | 0 0                                        | 0          |
| 1                                  | 0              | 1                   | X 0                                      | 1 X                                       | 1 1                                        | 0          |
| 1                                  | 1              | 0                   | X 1                                      | X 1                                       | 0 0                                        | 1          |
| 1                                  | 1              | 1                   | X 1                                      | X 0                                       | 0 1                                        | 1          |







6º − Funções de excitação dos *Flip-Flops* e funções lógicas das saídas na forma simplificada

#### Descodificador de Estado Seguinte

Recorrendo a mapas de Karnaugh, obtêm-se as funções lógicas aplicadas às entradas dos Flip-Flops na forma pretendida:











#### Descodificador de Saída

A função lógica da saída obtém-se da mesma forma:













#### **7º** – Diagrama lógico do circuito









 No caso dos circuitos em que o número de Flip-Flops possibilita mais estados do que os efetivamente usados na sequência principal, tem que haver um método que garanta que um estado dessa sequência é sempre alcançado.

 O processo de auto-correcção consiste em projetar o circuito de modo a que um estado da sequência principal seja atingido ao fim de x impulsos de relógio.







Circuito auto-corretor



Circuito não auto-corretor







Para projetar um circuito auto-corretor existem duas hipóteses:

1ª: Logo à partida, desenhar um Diagrama de Estados (e respetiva Tabela de Transição) em que aos estados não pertencentes à sequência principal se faz corresponder um estado seguinte que pertença a essa mesma sequência.

- A solução anterior não é ótima porque se está a obrigar cada estado a evoluir, de forma aleatória, para um determinado estado seguinte, apenas com o intuito de garantir uma entrada na sequência principal.
- O circuito Descodificador de Estado Seguinte pode ser bastante mais complexo.





2º (a mais adequada): Desenhar o diagrama de estados e verificar a existência de ciclos indesejáveis (sequências fechadas que não a principal).

- Caso existam, substituir alguns X por O's e 1's num dos Mapas de Karnaugh usados para sintetizar o Descodificador de Estado Seguinte, de modo a que um ou vários estados "excedentes" passem a evoluir para um estado da sequência principal.
- Feita esta alteração, verificar o que acontece aos outros estados excedentes. Eventualmente, como consequência das alterações anteriores, todos poderão estar já "corrigidos". Se isso não acontecer, voltar ao primeiro passo e repetir o procedimento.





Os contadores são uma classe particular de circuitos sequenciais que possuem as seguintes características:

- Os mais simples não têm entradas externas (para além da entrada de relógio);
- Seguem uma sequência fixa de estados;
- Nos circuitos mais complexos podem existir entradas externas
  para determinar o sentido da contagem, parar a contagem,
  inicializar a contagem com um dado valor, etc...









Os contadores podem ser utilizados com as seguintes finalidades:

#### **Contagem de impulsos**

Nesta situação, as saídas do contador percorrem os estados sucessivos de uma sequência de contagem pré-determinada.

Exemplo de um contador binário de 4 bits:









#### Divisão de frequência

Neste caso, é produzida uma saída cuja frequência é um submúltiplo da frequência do relógio.

Exemplo de um circuito **divisor por 8** (**1** período da saída = **8** períodos do relógio):







#### Geração de formas de onda faseadas

Neste caso, são produzidos vários sinais de relógio desfasados entre si, mas contidos dentro de um "período global".

Este tipo de sinais desfasados são normalmente usados em circuitos síncronos constituídos por diversos dispositivos e em que se pretende que cada um deles seja accionado por um relógio diferente.







Exemplo de ondas geradas neste tipo de aplicação:







Podem classificar-se os contadores como sendo **uni-modo** ou **multi-modo**:

- Os contadores uni-modo não têm entradas externas, para além da entrada de relógio, limitando-se a percorrer a sua sequência de contagem;
- Os contadores multi-modo têm entradas externas, de controlo, que permitem selecionar a sequência de contagem (ex: up/down), parar a contagem, inicializar o contador com um valor fornecido externamente (load), ou anular o estado do contador (clear).





Podem ainda classificar-se como assíncronos ou síncronos.

 Os contadores assíncronos são constituídos por vários Flip-Flops interligados, em que apenas o primeiro destes tem a sua entrada de relógio ligada ao relógio externo.





É uma das saídas deste *Flip-Flop* que vai servir de entrada de relógio ao *Flip-Flop* seguinte, a saída deste último será, por sua vez, a entrada de relógio do seguinte, e por aí fora, até ao último *Flip-Flop* do contador. Estes contadores também se designam por contadores *Ripple* ou

Exemplo:



Contador ascendente de 3 bits







Ondulantes.



• Os contadores **síncronos**, são aqueles em que os vários *Flip-Flops* são controlados, em simultâneo, pelo mesmo sinal de relógio.



Efetua a contagem ... 8, 0, 15, 7, 11, 3, 13, 5, 9, 1, 14, 6, 10, 2, 12, 4, 8, 0, ...









#### Contadores disponíveis sob a forma de CIs

#### Circuito comercial 7493A, 74LS93 – Ripple-clock binary counters

93Å Count Sequence (See Note C)

| Count                      | Outputs |             |                  |             |
|----------------------------|---------|-------------|------------------|-------------|
| Count                      | QD      | QC          | $Q_{\mathbf{B}}$ | $Q_{A}$     |
| 0                          |         | L           | L                |             |
| 0                          | L       | L<br>L      | H                | H<br>L<br>H |
| 2                          | L       | L           | н                | L           |
| 3                          | L       | L           | н                | н           |
| 2<br>3<br>4<br>5<br>6<br>7 | L       | н           | L                |             |
| 5                          | L       | н           | L                | н           |
| 6                          | L       | н           | н                | L           |
| 7                          | L       | н           | Н                | н           |
| 8                          | н       | L           | L                | L           |
| 9                          | н       | L           | L                | н           |
| 8<br>9<br>10               | н       | L           | н                | L           |
| 11                         | н       | L<br>L<br>H | Н                | н           |
| 12                         | н       | н           | L                | L           |
| 12<br>13                   |         | Н           | # # # # # #      | Н           |
| 14                         | Н       | н           | н                | L           |
| 15                         | Н       | Н           | Н                | н           |











#### Circuito comercial 74163, 74LS163, 74S163 – Synchronous 4-bit binary counter - ripple carry output











#### Características:

- É um contador binário síncrono, de 4 bits;
- Tem uma saída de ripple-carry, que é colocada a 1 quando o contador passa pelo estado 1111. Esta saída é que permite a ligação em cascata de vários contadores;
- Tem duas entradas enable P e enable T que precisam de estar ativas (ao nível alto) para que se efetue a contagem. A segunda das entradas também tem que estar ativa para permitir a saída de ripple-carry;



- Pode ser carregado com um valor inicial através de 4 entradas de dados (A, B, C e D) e de uma entrada de controlo LOAD (ativa ao nível baixo).
- A ativação do LOAD desativa a contagem, mas como é uma entrada síncrona, os valores presentes em A, B, C e D só serão transferidos para as saídas QA, QB, QC e QD, quando ocorrer a próxima transição do relógio;
- Possui uma entrada síncrona de CLEAR (ativa ao nível baixo) que permite colocar as saídas do contador a 0000, quando ocorrer a próxima transição do relógio.



### Expansão de Contadores Síncronos



Os contadores síncronos, como o 74163, já estão preparados para poderem ser associados (sem necessidade de lógica adicional externa).



**Nota:** A entrada **Enable T** tem que estar activa para se produzir o **Ripple Carry Output** (que por sua vez entra no **Enable T** do contador seguinte).







Politécnico de Coimbra



